タイトル:部分スルー可検査性に基づく順序回路のテスト生成法

著者: 岡伸也, , 市原英行, 井上智生, 藤原秀雄

雑誌名:電子情報通信学会論文誌D

Volume: J92-D

Number: 12

発行月: 12

発行年: 2009

タイプ: article

リファレンス: http://harp.lib.hiroshima-u.ac.jp/handle/harp/6411